S912ZVHY64F1VLQ, Микроконтроллер, AEC-Q100, S12 Magni V Family S12ZVH Series Microcontrollers, HCS12, 16бит, 32 МГц
• Гарвардская архитектура - параллельный доступ к данным и коду • Трехступенчатый конвейер • 32-разрядная шина инструкций и данных • 32-разрядный ALU • 24-разрядная адресация (16 МБ линейное адресное пространство) • Контроллер фоновой отладки (BDC) • 2 КБ EEPROM с ECC • Умножитель частоты с фазовой автоподстройкой частоты (IPLL) с внутренним фильтром • Внутренний RC-генератор 1 МГц с • Погрешность -1,3% • Генератор прожига с управляемой амплитудой 4-20 МГц • Генератор 32 кГц для RTC и ЖК-дисплея • Внутренний модуль COP (сторожевой таймер) • Драйвер ЖК-дисплея для сегментного ЖК-дисплея с 40 передними панелями x 4 объединительными панелями • Контроллер шагового двигателя (MC) с драйверами до 2 двигателей • 2 модуля детектора шагового останова (SSD) (по одному на каждый двигатель) • RTC поддерживает часы • минуты • Вторая функция и частотная компенсация • АЦП с 10-битным разрешением и до 8 каналов, доступных на внешних выводах • 2 модуля таймера (TIM) - 16-битный входной захват, усилитель; сравнение выходов (8 каналов) • Модули широтно-импульсной модуляции (ШИМ) с количеством каналов до 8 x 8 бит • Генерация простого звука (SSG) для генерации монотонного тона