S25FL256SAGMFI011, Флеш память, NOR, Последовательная NOR, 256 Мбит, SPI, SOIC, 16 вывод(-ов)
S25FL256SAGMFI011 - это ядро MirrorBit® Flash с энергонезависимой памятью CMOS 3 В емкостью 256 Мбайт с универсальным последовательным периферийным интерфейсом ввода-вывода с несколькими вводами-выводами. Это семейство устройств подключается к хост-системе через последовательный периферийный интерфейс (SPI). Кроме того, семейство FL-S добавляет поддержку команд чтения с удвоенной скоростью передачи данных для SIO, DIO и QIO, которые передают адрес и читают данные по обоим фронтам тактового сигнала. Архитектура eclipse имеет буфер программирования страниц, который позволяет запрограммировать до 128 слов (256 байт) или 256 слов (512 байт) за одну операцию, что приводит к более быстрому эффективному программированию и стиранию, чем программа SPI предыдущего поколения или алгоритмы стирания. Выполнение кода непосредственно из флеш-памяти часто называют Execute-In-Place или XIP. При использовании устройств FL-S с более высокими тактовыми частотами, поддерживаемыми командами QIO или DDR-QIO, скорость чтения инструкций может соответствовать или превышать традиционный параллельный интерфейс, асинхронную флэш-память NOR, при этом значительно сокращая количество сигналов.
• Полярность и фазовые режимы тактового сигнала SPI 0 и 3 • Набор команд и посадочное место для нескольких входов / выходов, совместимые с семейством SPI S25FL-P • Данные Common Flash Interface (CFI) для информации о конфигурации • Программирование страниц с четырьмя входами (QPP) для систем с медленным тактовым сигналом • Долговечность циклов - 100000 циклов стирания программ в любом секторе (типично) • Сохранение данных - типичное сохранение данных в течение 20 лет • Одноразовая программа (OTP) массив из 1024 байтов • Биты регистра состояния для управления защитой от программы / стирания непрерывного диапазона секторов • Защита отдельных секторов, управляемая загрузочным кодом или паролем • Технология Spansion® 65nm MirrorBit с архитектурой Eclipse ™