LPC2929FBD144,551, Микроконтроллер ARM, LPC Family LPC2000 Series Microcontrollers, ARM9, 32бита, 125 МГц, 768 КБ
• Многослойная системная шина AHB на 125 МГц с четырьмя отдельными уровнями • Внешний контроллер статической памяти (SMC) • Полноскоростное устройство USB 2.0 • Контроллер OTG с выделенным контроллером DMA и включенным микросхема PHY • Двухканальный контроллер CAN с поддержкой FullCAN и расширенной фильтрации сообщений • Два 550 UART с 16-байтовой глубиной Tx и Rx FIFO, поддержкой DMA и RS485 • EIA-485 (9-битный ) поддержка • Два интерфейса шины I2C • Возможность множественного запуска для всех АЦП - таймер, ШИМ, другой АЦП и вход внешнего сигнала • Четыре 32-битных таймера, каждый из которых содержит четыре захвата и- регистры сравнения, связанные с I • Ос • Четыре 6-канальных ШИМ с функциями захвата и перехвата • Два выделенных 32-битных таймера для планирования и синхронизации ШИМ и АЦП • До 104 общих- Назначение I • Выводы O с программируемым подтягиванием, понижением или хранением шины • Контроллер векторных прерываний (VIC) с 16 уровнями приоритета • До 21 контакта внешнего прерывания, чувствительного к уровню, включая USB , CAN и Функции пробуждения LIN • Настраиваемый вывод синхронизации для управления тактовыми частотами внешней системы • Пробуждение процессора при отключении питания через внешние выводы прерывания; Активность CAN или LIN • Гибкий блок генератора сброса (RGU), способный управлять сбросом отдельных модулей • Гибкий блок генерации часов (CGU0), способный управлять тактовой частотой отдельных модулей • Второй CGU (CGU1 ) с собственной ФАПЧ генерирует тактовые импульсы USB и настраиваемый тактовый выход • Высоко настраиваемый блок управления питанием системы (PMU) • Стандартный интерфейс тестирования и отладки ARM с внутрисхемным эмулятором в реальном времени