CD74HCT74M, Триггер, 74HCT74, D, 35 нс, 50 МГц, 4 мА, SOIC
• Гистерезис на тактовых входах для повышения помехоустойчивости и увеличения времени нарастания и спада на входе • Асинхронная установка и сброс • Дополнительные выходы • Буферизованные входы • Сбалансированная задержка распространения и время перехода < br> • Значительное снижение мощности по сравнению с логическими ИС LSTTL • Высокая помехоустойчивость • Совместимость с прямой логикой входа LSTTL • Совместимость входов CMOS • 10 стандартных выходов нагрузки LSTTL • 15 Нагрузка LSTTL выходы драйвера шины • Экологичный продукт и отсутствие Sb / Br