74HC107D.652, IC: цифровая; JK триггер (flip-flop); Каналы: 2; HC; SMD; SO14
74HC107D - это двойной JK-триггер, запускаемый по отрицательному фронту, с отдельными входами J и K, входами синхронизации (CP \) и сброса (R \), а также дополнительными выходами Q и Q \. Сброс является асинхронным активным низким входом и работает независимо от входа часов. Входы J и K управляют изменениями состояния триггера. Для предсказуемой работы входы J и K должны быть стабильными за одно время установки до перехода с высокого на низкий тактовый сигнал. Входы включают фиксирующие диоды, которые позволяют использовать токоограничивающие резисторы для сопряжения входов с напряжением, превышающим VCC.
• Уровни входного сигнала CMOS • Соответствует стандарту JEDEC № 7A